博客
关于我
强烈建议你试试无所不能的chatGPT,快点击我
altium designer应用技巧---cyclone IV代芯片底部焊盘问题
阅读量:5738 次
发布时间:2019-06-18

本文共 890 字,大约阅读时间需要 2 分钟。

        首先对于 altera 公司的FPGA芯片来讲,在cyclone III代以上,芯片的底部增加了一

个焊盘,很多工程师往往以为是散热用,其实不然,底部焊盘需要接地(altera手册上面

明确规定,The E144 package has an exposed pad at the bottom of the package.

This exposed pad is a ground pad that must be connected to the ground plane of

your PCB. Use this exposed pad for electricalconnectivity and not for thermal

purposes.),并且最好的方案是Cyclone III代以上芯片的所有GND引脚都应该先连接底

焊盘,然后再通过底部焊盘流入板上的GND。

      笔者之前画过Cylone III,Cyclone II代的板子,Cylone II代底部没有焊盘,不用理

会,最近在画Cylone IV 板子时,原理图上没有145引脚,也就是GND引脚,如果硬使

PIN145 GND引脚接地,那么在altium designer中会显示违规。如图1所示,这样硬连接

再出Gerber文件时,不知道是否正确,为了保证足够正确性,还是消除违规较好。

      图1是直接调用网上下载的库,由于其不带PIN145引脚,也就是底部焊盘,需要在原

理图中设置。

图1

图2 

       首先打开cyclone 器件库(网上可以下载cyclone器件库,很多),点击SCH

Library,如图3所示

图3

        然后找到你想要的cyclone 芯片型号,然后双击你要修改的部分,如图4

图4

      图5中修改或增加你需要的引脚。

图5

      为了保持统一,让145引脚的电器属性设置为 POWER,如图6所示。

图6

      图7是设置好之后的,可见已经不再违规,可以放心画板。

图7 修改好之后的PIN145引脚

 

 

 

 

 

 

 

        图7中的底部焊盘是经过笔者修改过的,目的是为了方便焊接,之前的博客有讲解,

详细请看之前的博客。

转载地址:http://qmyzx.baihongyu.com/

你可能感兴趣的文章
Linux中文件颜色所代表的属性和颜色
查看>>
Redrain duilib中事件委托存在的问题
查看>>
43、我的C#学习笔记9
查看>>
字符串的简单操作
查看>>
C#新功能--命名参数与可选参数
查看>>
strtok和strtok_r
查看>>
维辰超市:借助云商城成功转型新零售
查看>>
web.xml中<load-on-start>n</load-on-satrt>作用
查看>>
【算法】CRF
查看>>
windows 8 微软拼音输入法
查看>>
Windows UI风格的设计(7)
查看>>
SQL中使用WITH AS提高性能 使用公用表表达式(CTE)简化嵌套SQL
查看>>
oracle 强行杀掉一个用户连接
查看>>
Git提交本地库代码到远程服务器的操作
查看>>
mysql中主外键关系
查看>>
我的友情链接
查看>>
让你快速上手的Glide4.x教程
查看>>
浮动和清除(闭合)浮动
查看>>
微信小程序注册流程
查看>>
LR录制脚本时IE打不开的原因
查看>>